内容字号:默认大号超大号

段落设置:段首缩进取消段首缩进

字体设置:切换到微软雅黑切换到宋体

齐发国际登录

2017-07-12 出处:网络 整理:myviralweb.com

    话题:怎样用4LS14构成进制计数器

    回答:同步双时钟4位二进制计数器。很简单的。这个有异步置位和异步清两种功能。因此,你可以有两种做法。一种是利用置位的方式。把置位端的4个端都置0(ABCD都接地),当QDQCQBQA输出0111()时,用一个三输入的与非门,输出把RD和LD(清端和置位端都接地)置0。因此,当计数到的时候,就自动清了,从0-6 的进制计数。另一种就是清了。更简单,是用三输入的与门,输入是QCQBQA(当计数到时,就是0111),与门输出接到RD清端,直接清,然后从0开始又计数。不管是几进制,方法都是一样的,只是清或预置的数值不一样而已。

    话题:如何用4LS161制成60进制的计数器?

    回答:4LS161是16进制计数器,对于60进制(0-5)由于不是素数,故可以有四种方法。串接,并接,整体置数和整体置。现在介绍一种最实用简单的方法,整体置数法。5=16*3+11,故需要使用两个4LS161芯片。芯片一(低位芯片),CET和CEP接高电平“1”,CP接时钟信号,P0 P1、P2、P3接地,R非接高电平“1” ,芯片二(高位)接入相同时钟信号CP 且一芯片进位端TC接二芯片的CET 、CEP端,R非端接高电平“1”,P0 、P1、P2、P3接地 10的二进制数为1010,故用与非门把一芯片的Q0、Q3端和二芯片的Q0、Q1端连接起来分别接入两芯片的PE非(置数)端,从而在计数到5的时候把低电平信号送至两芯片的置数端,等到60脉冲下降沿到来时整体置数(P0 P1 P2 P3 P0 P1 P2 P3)由于所有P端接地,也就是说都是0,在置后又通过与非门把PE非置高电平使之无效,进而从0到5再一次循环,实现60进制,60进制的进位信号根据需要接出,需要时从与非门并出来就是。如果LZ还想了解其他接法,在我空间上留言,谢谢~ 满意的话记得给我加分哦~!

    参考回答:4ls161是十六进制的所以有四个输入端四个输出端 用两个4ls161可以实现60进制 端子分别是0010 0100 把一端用与非门接在清端即可。

    话题:用4LS160怎么设计任意进制计数器

    回答:方法:使用清端和置数端都行,进制计数器,可以把Q3非,Q2,Q1,Q0接与非门后接到清端;如果是多位如24,就用两个160,将个位的进位端接到十位的EP,ET端。计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK触发器等。计数器在数字系统中应用广泛,如在电子计算机的控制器中对指令进行计数,以便顺序取出下一条指令,在运算器中作乘法、除法运算时记下加法、减法次数,又如在数字仪器中对脉冲的计数等等。计数器可以用来显示的状态,一般来说主要是用来表示已经完成了多少份的折页配页。它主要的指标在于计数器的位数,常见的有3位和4位的。很显然,3位数的计数器最大可以显示到,4位数的最大可以显示到。

    参考回答:使用清端和置数端都可以,进制计数器,可以把Q3非,Q2,Q1,Q0接与非门后接到清端。如果是多位如24,用两个160 就可以了 将个位的进位端接到十位的EP,ET端

    话题:如何用4LS161来实现进制的计数器?

    回答:4LS161本身是十进制。要实现进制有两种方法:清和置数。清法:将输出端的Q0、Q1、Q2(Q3是高位)通过一个与非门接到清端,置数端接高电平(数据输入端不用管)。置数法:数据输入端D0、D1、D2、D3(D3是高位)接成0011,清端接高电平,输出端CO接一个非门,再接到置数端,此时的输出就是进制。不好意思,我才1级,发不了图,不知道说清楚没。

    参考回答:进制则表示有个有效状态,如0000,0001,0010,0011,0100,0101,0110,(Q3Q2Q1Q0) 要想实现就有两种方法,置或置数,我用置法来试试,因为4LS161是有异步置端,所以需要到0111这个状态后再置,因为0111这个状态时间很短所以不会进入有效状态EP ET两个端接1,LD接1,C为进位输出,Q2Q1Q0接个与非门与RD端连接,输入D3D2D1D0全部接0,CLK接个边沿脉冲且上升沿有效,这应该就行了的

    话题:如何用4LS161芯片构成60进制计数器

    回答:用两片4LS161芯片,一片控制个位,为十进制;另一片控制十位,为六进制。利用4LS161本身的控制端(完成十进制,在达到1001(即十进制的)时,给第二个芯片一个脉冲使第二个芯片计数加一,同时第一片清,这样反复,直到第二片达到0110时第二片自身清,这样完成一次60的计数,且回到初态,两片4LS161全部清,继续重复计数。

    话题:用4LS12设计任意进制计数器

    回答:如果是加法器~则信号加载在UP端,若是从开始,则A,B,C,D,不需要预置,因为当元件运行时,输出是从0000~1001;若是从非开始,则需要通过LD端子预置A,B,C,D的值。假如是从2-6的进制计数,即0010-0110,此时只要将中间俩个端子用与门连接,并反馈到LD端子,此时A,B,C,D应该接0010,。

    话题:由4LS160制成的12进制计数器

    回答:因160为模10计数器,故需用两片才行,具体实现电路不一,最基本的是两片级连实现100进制后用清端或者置数端都行,也可以利用异步思想,将12分为3成4或者62,具体那个在前无异,利用地位的输出控制高位的触发信号从而实现地位向高位的进位输入,具体到每片的实现亦可使用清或置位端实现。

    话题:怎样用4Ls13做五进制计数器

    回答:你好:首先明白4LS13的原理:4LS13同步可逆递增/递减四位二进制计数器(双时钟脉冲)其中P0~P3是置数端,Q0~Q3是数据输出端,MR是清端(高电平有效),PL是置数端(低电平有效)

    参考回答:P0~P3接地.jpg" /其中P0~P3是置数端,PL是置数端(低电平有效):当计数器计数到0100时=4: e: e,Q0~Q3是数据输出端,TCD是借位端.hiphotos 你好.hiphotos,MR是清端(高电平有效),计数器要等待下一个时钟脉冲到来才会进行清: e,而且又刚好清。可通过TPU连接一个反相器输出到MR实现清.baidu,因为同步的原因./zhidao/pic/item/35d10b3dec25dfbd506e100a1d4316:4LS13同步可逆递增/递减四位二进制计数器(双时钟脉冲) 话题者评价 非常感谢! 分享 |

    话题:用16进制计数器4LS161组成12进制加法计数器。

    回答:一片的话很简单,12转成二进制是1100,你把高位的11与非后接MR就可以了

分享给小伙伴们:

相关文章

搞笑图片